Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good PCB Jü is not an easy thing.
Du zehmetiyên mezin di warê microelectronics nîşaneyê frequency bilind û muamelekirina sînyala qels e, hilberîna PCB astê de ye, bi taybetî di vî warî de girîng e, ji design heman rêbazê, di heman pêkhênanan, kesên cuda pêk PCB dê encamên cuda, da ku çawa ji bo ku ? a board PCB baş li ser bingehê tecrûbeyên me dike, em dixwazin ji bo nîqaşkirina views me li ser aliyên jêr e:
1. Define armancên xwe
Pêşwaziya karekî design, divê pêşî paqijkirina armancên design a, a ye board PCB Common , PCB-frequency bilind , biçûk PCB processing sînyala an hem frequency bilind û muamelekirina sînyala biçûk ji PCB hene, eger ew e PCB hevbeş , weke dirêj wek layout maqûl û birêkûpêk, mezinbûnê mekanîk, dirist, Eger line load û xeta dirêj, wê ji aliyê alavên hin bidome, çavê load, ji bo bihêzkirina xeta dirêj a drive, kilît e ji bo pêşî li neynika xeta dirêj kir. Dema zêdetir in ji 40MHz xetên signal li ser forumê ango pêvebike, berjewendîyên taybet ji bo van xetên sînyala, wek frequency crosstalk.If mezintir e, sînordarî zêdetir li ser length ji wiring, li gor parametreyên belavkirina teoriya torê, çêkir Danûstandina di navbera circuit leza bilind û muhtacî xwe faktora biryardare, sîstema ne bi were di design.With on line dijî hesibandin peyvendiyên heyî yên di leza transmission derî, zêdekirina wê ye, li crosstalk di navbera xetên sînyala kêlekê were makul zêdekirinê, bi piranî mezaxtina hêza bilind-speed û bêedebî germiya circuit gelekî mezin e, divê bala bes sedema dema kirina High Tg PCB.
Dema forumê derketiye asta millivolt heta asta microvolt dema sînyala qels, sînyala wê lênêrîna taybetî divê, sînyala biçûk jî pir qels e, ji bo yên din, midaxeleya sînyala xurt gelekî nazik e, p'er 'tedbîrên gelek caran hewce be, wekî din gelek bi sînyala-to-dengî wê kêm îşaretek ratio.So ku kêrhatî bi ji aliyê dengî de xeniqî û dikarin bi bandor ne bê kolandin.
Li ser forumê pîvana jî divê li ber çavan bê di dema qonaxa design de hatin binçavkirin, li ciyê fîzîkî ji xalên test, xala test ji faktorên tecrîda ne bi zanabûn bibe, ji ber ku hin ji yên ku sînyala biçûk û sînyala frequency bilind yekser operasiyonekê de ji bo pîvandinê zêde ne.
Li gel vê, ne din faktorên related, wek layer ji heyetên li wir, li shape pakêt ji pêkhatên û hêza mekanîk, ji boards.Before çêkirina boards PCB, divê tu armanceka design di bîra me de.
2. Bizanibe daxwazên function ji pêkhatên bikaranîn di layout
Wekî ku em dizanin, hinek pêkhateyên taybet di layout hene daxwaziyên taybetî, wek Loti û APH bikaranîn amplifier îşareta analog e, amplifier îşareta analog e ji bo daxwazê ji hêz ji bo hilû, simulation ripple.The biçûk yên parçeyên sînyala biçûk, divê dûr ji hêza xweyî devices.On forumê otî, beşa amplification sînyala biçûk jî bi taybetî bi rûpoş p'er hatiye dîzaynkirin ku ji mertala li chips re axiviye interference.GLINK asinrevayî bikaranîn di forumê NTOI pêvajoya ECL, mezaxtina hêza tayê mezin e, ji bo ku pirsgirêk bi bêedebî germê bên meşandin dema ku layout divê girîngiyeke taybet be, eger sarbûna xwezayî, dê Çîp GLINK li herikîna hewa xist dûz e, û ji germa wê de ye tesîreke mezin ji bo yên din chips.If e qiloçekî an din jî hêza bilind li wê derê ne device li board, ev jî dibe gemarî cidî ya hêza wê jî divê guh bidin çewtiyan.
3. Her usa ji rengê component
Cureyên pêkhateyên pêşî yek faktorekî ji bo ku li ser performansa, ji nêzîk ve ji bo girêdana bi pêkhateyên related bi hev re heta ku mimkun e, bi taybetî jî ji bo hin line leza bilind, ya layout e ji bo ku ew wek kurt be ji hev cuda sînyala hêz û biçûk Seorkê device.In di heqê hevdîtinê de, performansa ji circuit, ew jî şert e ji bo ku li ser sererastkirina pêkhatên da, bedew, ne misaît de ji bo ceribandinê, li size mekanîk, ji board, li ser helwesta ku têxwestin, û hwd.
The time dereng ji nifşekî ji bingeheke û interconnection di sîstema bilind-speed jî e ku yekemîn faktora amadekirina system.Signal di dema veguhestinê de bandorek mezin li ser leza giştî sîstema kiribû, bi taybetî jî ji bo şebekeyên ECL bilind-leza bê hesibandin, tevî leza bilind a entegre block circuit bi xwe, lê belê wek ku di encama li ser erdê bi InterConnect hevbeş (her 30 cm dirêj, li ser paşxistina 2 ns) bîne zêdebûna dem bi derengî, dikare, ku bi lez di sîstema gellek kêm. Like qeyda shift, counter hemwext ev hevdemkirinê beşên xebatê li ser piece heman karta, best, ji ber cuda wext dereng ji nifşekî ji sînyala demjimêrê li ser forumê e wekhev ne, dikarin ji bo guherîna qeyda çewtî berhemên rê, eger li ser ne plakaya, ku hevdemkirinê kilît e, ji source saetê raya giştî ve girêdayî bi xeta saetê de, divê bi dirêjahiya forumê de wekhev bin.
4. Her usa ji wiring
Bi sêwirandina OTNI û star tora fiber optîk e, zêdetir ji 100MHz me yên di xeta sînyala leza bilind ê hewce bin ku di pêşerojê de bê amadekirin. Hinek têgehên bingehîn yên line leza bilind, wê bê li vir nasand.
line nifşek
Bęjeyek ji "dirêj" dêstda kenal li ser çapkirin board circuitjî tê qebûlkirin ji nifşekî line.If dereng ji nifşekî me yên di xeta e pir kurttir dema bilindbûna sînyala, rengvedana xwediyê di dema bilindbûna signal li wê submerged.No êdî xuya overshoot, RECOiL û wî diêşin, ji bo di bîskekê de, piraniya circuit MOS, ji ber ku di dema bilindbûna dem dereng transmission line e mezintir, da ku ew dikarin li metre dirêj û no distortion.And sînyala ji bo şebekeyên mantiqa zûtir be, bi taybetî jî ultra-bilind speed ECL.
Di doza circuits lihevhatî, bi dirêjahiya şopên divê bên berbiçav, ji bo parastina yekitîya ji sînyala ji ber Leza qiraxa zûtir kurtkirin.
In bi du awayan bo ku li wir circuit bilind-leza di kar line nisbeten dirêj bê berovajîkirina giran e, ji bo jihevdeketina bi lez li qiraxa TTL diode schottky rêbaza dû bikaranîn, ku jinekę xwe bigrin û di diode be kêmtir erdê ji ber daketina zexta potansiyel e li ser asta kêmkirina RECOiL li ser pişta amplitude, li hêdîtir ji devê rabûna ji overshoot destûr e, lê belê ev e, di asta "H" di rewşa encam nisbeten bilind impedance ji circuit (50 ~ 80 Ω) attenuation .Di gel wan, ji ber ku di asta "H" destnedanê dewletê, pirsgirêka RECOiL mezintir e pir helawestiyan ne, device ji series HCT, eger bikaranîna sîdet û schottky diode û aliyê berxwedana series pêwendî di aliyê rêbazê de, bandora başkirin dê bibe bêtir.
Gava ye a fan li wir li eraziya line sînyala de, rêbaza belû TTL li jorê behskirî ye çunkî di rêjeya bit bilind û rêşiyên zûtir speed.Because li wir bi pêlan di xeta gûhên, ew meyildar dê li rêjeya bilind synthesized be, bi vî awayî sedema berovajîkirina bi cidî li ser îşaretekê û kêmtir antî-midaxeleya ability.Therefore de, ji bo çareserkirina pirsgirêka neynika de, rêbazeke din bi giştî di nava sîstema ECL bikaranîn: line impedance hevcotî method.In vî awayî neynika kontrolkirin û yekitîya sînyala parastî ye.