Everyone knows doing the principle diagram of the PCB is designed into a real piece of PCB, please don’t look down upon this process, there are a lot of things on the principle of practicable in engineering has difficult to achieve, or something that someone can achieve them,but others can not, so it is not difficult to make a PCB, but make a good PCB Prototype is not an easy thing.
Две големи затруднения в областта на микроелектрониката е висока честота на сигнала и слаба обработка на сигнала, печатни платки производство ниво е особено важно в това отношение, по същия принцип дизайн, едни и същи компоненти, различни хора правят печатни платки ще има различни резултати, така че как да се направи ? добра PCB борда Въз основа на предишния ни опит, ние бихме искали да обсъдим нашите възгледи по следните аспекти:
1. Определете целите си
Получи дизайн задача, трябва първо да изчистите целите на проектиране, е обща платка , висока честота PCB , малка обработка на сигнали PCB или има както висока честота и малка обработка на сигнала на печатната платка, ако това е общ PCB , толкова дълго, като направи разумен оформление и подредено, механична размер точна, Ако линията натоварване и дълга линия, ще бъдат обработени по определен начин, облекчи бремето, за укрепване на дълга линия на устройството, ключът е да се предотврати отражение в дългосрочен граница. Когато има повече от 40MHz сигнални линии на дъската, специални съображения са направени за тези сигнални линии, като crosstalk.If честота е по-висока, имат повече ограничения в дължината на кабелите, в зависимост от параметрите на разпространение и теорията на системите за взаимодействие между висока скорост верига и нейното закрепване е решаващ фактор, системата не може да се пренебрегне в design.With подобряване на скоростта на предаване врата, на линия срещу ще се увеличи, преплитането между съседни сигналните линии ще бъде пропорционално на увеличението на, обикновено високоскоростен консумация на енергия и разсейване на топлината на веригата е много голям, трябва да предизвика достатъчно внимание, когато се прави High Tg PCB.
Когато борда има ниво миливолти дори ниво микроволт когато слаб сигнал, сигналът ще се нуждаят от специална грижа, малък сигнал е твърде слаб, много уязвими към друга силна интерференция на сигнала, екраниране мерки често е необходимо, в противен случай ще намали значително сигнал-шум ratio.So че полезни сигнали са заглушени от шум и не могат да бъдат ефективно екстрахирани.
На борда на мярката също трябва да бъдат взети под внимание по време на фазата на проектиране, физическото местоположение на тестови точки, като точка за изпитване на изолация фактори не могат да бъдат пренебрегнати, тъй като някои от най-малкия сигнал и висока честота на сигнала не е пряко добавите сонда за измерване.
В допълнение, има и други свързани с тях фактори, като слоят от дъски, формата на пакет от компонентите и механичната якост на boards.Before правят дъски ПХБ, трябва да имате цел дизайн в ума.
2. Разбиране на изискванията на функцията на компонентите, използвани в оформлението
Както знаем, има някои специални компоненти в оформлението са специални изисквания, като Лоти и APH използва аналогов усилвател на сигнала, аналогов сигнал усилвател за изискване мощност за гладка, малки ripple.The симулация на малки сигнални части трябва да се държат далеч от властта devices.On борда OTI, малкия сигнал усилване част е също специално проектиран с маска екранировка за предпазване на бездомни електромагнитни interference.GLINK чиповете, използвани в борда NTOI е ECL процес, консумация на енергия голяма треска, на проблема с разсейване на топлината трябва да се провежда при оформлението трябва да е специално внимание, ако естествено охлаждане, ще постави GLINK чип в въздушен поток е гладка, и от топлината не е голямо влияние на други chips.If има рога или друга голяма мощност устройство на борда, той може също да доведе до сериозно замърсяване на властта тя също трябва да обръщат достатъчно внимание.
3. Разглеждане на компонент оформление
Разположението на компонентите първите един фактор е да се помисли за изпълнението, тясно свързани с присъединяването на компоненти заедно, доколкото е възможно, особено за някои високоскоростна линия, оформлението е да се направи възможно най-кратък, за да се отдели мощност на сигнала и малък сигнализира device.In предпоставката за посрещане на изпълнението на веригата, също така е необходимо да се помисли за подреждането на компонентите с цел, красив, удобен да се тества, големите размери на борда, позицията на контакта и т.н.
Времето за предаване на заземяване и взаимосвързаност в системата за високоскоростен е и първият фактор, за да се вземат предвид при проектирането на system.Signal на времето за предаване е по-голямо влияние върху общата скорост на системата, особено за високоскоростни ECL вериги, макар и с висока скорост се интегриран блок схема, но в резултат на по пода с обща свързване (на всеки с дължина 30 см, около забавянето на 2 НС) донесе увеличаване на времето на забавяне, може да направи скоростта на системата се намалява значително. Подобно на регистър на смени, синхронен брояч тази синхронизация работа части на едно и също парче картон, най-добре, защото на друго закъснение предаване на сигнала на тактовата честота на борда не е равно, може да доведе до промяна на регистъра грешки продукция, ако не и по плоча, където синхронизация е ключът от обществен часовник източник, свързан с часовник линия трябва да е равна на дължината на дъската.
4. Разглеждане на кабели
С дизайна на OTNI и звезда мрежа от оптични влакна, повече от 100MHz на линия сигнал за висока скорост, ще трябва да бъдат проектирани и в бъдеще. Ще бъдат въведени някои основни понятия от високоскоростната линия тук.
Комуникационна линия
Всяко "дълги" сигналния път на печатната платкаможе да се счита за предаване line.If закъснението предаване на линията е много по-кратък от времето на нарастване на сигнала, отражението на собственика по време на възхода на сигнала ще бъде submerged.No вече се появи превишаване, откат и звънене, за в момента, по-голямата част от веригата MOS, защото на времето за нарастване на далекопровод време на закъснение е много по-голям, така че тя може да бъде в дълги и няма сигнал distortion.And за по-бързи логически схеми метра, особено свръхвисока скорост ECL.
В случай на интегрални схеми, дължината на следите трябва да бъде значително съкратен, за да се запази целостта на сигнала поради по-високи скорости на ръба.
Има два начина да се направи схема за високоскоростни влакове в относително дълга линия на работа, без сериозни нарушения, се използват за бърз спад в ръб TTL Шотки диод метод затягане, да направи импулс да сдържаност в диод е по-ниско от земята потенциал спада на налягането на нивото на намаляване на отката на гърба на амплитудата, по-бавно нарастващ фронт на превишението е позволено, но е ниво "H" в състояние на относително висока мощност импеданс на веригата (50 ~ 80 Ω) затихване .В допълнение, поради нивото на "H" състояние имунитет, по-голям откат проблем не е много изключително, устройство на НСТ серия, при използване на Шотки диод затягащия и странична устойчивост серия свързване на метода, подобрената ефектът ще бъде по-ясно.
Когато е налице фен по линията на сигнала, методът за оформяне TTL е описано по-горе липсва в по-висок битрейт и бързо ръб speed.Because там са отразени вълни в линията, те ще са склонни да бъдат синтезирани при висока скорост, като по този начин причинява сериозно изкривяване на сигнала и намаляване на анти-намеса ability.Therefore, за да се реши проблема на отражение, друг метод обикновено се използва в системата ECL: линия импеданс съвпадение method.In този начин отражението се контролира и целостта на сигнал е гарантирана.